| BRAM.IN_USE 1303 1325 |
| RAMB18E2_L.CASCADE_ORDER_A.FIRST 1047 |
| RAMB18E2_L.CASCADE_ORDER_A.LAST |
| RAMB18E2_L.CASCADE_ORDER_A.MIDDLE 1047 |
| RAMB18E2_L.CASCADE_ORDER_A.NONE |
| RAMB18E2_L.CASCADE_ORDER_B.FIRST 1046 |
| RAMB18E2_L.CASCADE_ORDER_B.LAST |
| RAMB18E2_L.CASCADE_ORDER_B.MIDDLE 1046 |
| RAMB18E2_L.CASCADE_ORDER_B.NONE |
| RAMB18E2_L.CLKARDCLKINV.0 |
| RAMB18E2_L.CLKARDCLKINV.1 1291 |
| RAMB18E2_L.CLKBWRCLKINV.0 |
| RAMB18E2_L.CLKBWRCLKINV.1 1294 |
| RAMB18E2_L.CLOCK_DOMAINS.COMMON 1058 |
| RAMB18E2_L.CLOCK_DOMAINS.INDEPENDENT |
| RAMB18E2_L.DOA_REG.0 |
| RAMB18E2_L.DOA_REG.1 1018 |
| RAMB18E2_L.DOB_REG.0 |
| RAMB18E2_L.DOB_REG.1 1021 |
| RAMB18E2_L.DOUTADOUT[0].USED 261 507 744 |
| RAMB18E2_L.DOUTADOUT[10].USED 261 507 744 |
| RAMB18E2_L.DOUTADOUT[11].USED 261 507 744 |
| RAMB18E2_L.DOUTADOUT[12].USED 309 555 792 |
| RAMB18E2_L.DOUTADOUT[13].USED 309 555 792 |
| RAMB18E2_L.DOUTADOUT[14].USED 309 555 792 |
| RAMB18E2_L.DOUTADOUT[15].USED 357 603 840 |
| RAMB18E2_L.DOUTADOUT[1].USED 261 507 744 |
| RAMB18E2_L.DOUTADOUT[2].USED 261 507 744 |
| RAMB18E2_L.DOUTADOUT[3].USED 261 507 744 |
| RAMB18E2_L.DOUTADOUT[4].USED 309 555 792 |
| RAMB18E2_L.DOUTADOUT[5].USED 309 555 792 |
| RAMB18E2_L.DOUTADOUT[6].USED 309 555 792 |
| RAMB18E2_L.DOUTADOUT[7].USED 357 603 840 |
| RAMB18E2_L.DOUTADOUT[8].USED 261 507 744 |
| RAMB18E2_L.DOUTADOUT[9].USED 261 507 744 |
| RAMB18E2_L.DOUTBDOUT[0].USED 261 507 744 |
| RAMB18E2_L.DOUTBDOUT[10].USED 261 507 744 |
| RAMB18E2_L.DOUTBDOUT[11].USED 261 507 744 |
| RAMB18E2_L.DOUTBDOUT[12].USED 309 555 792 |
| RAMB18E2_L.DOUTBDOUT[13].USED 309 555 792 |
| RAMB18E2_L.DOUTBDOUT[14].USED 309 555 792 |
| RAMB18E2_L.DOUTBDOUT[15].USED 357 603 840 |
| RAMB18E2_L.DOUTBDOUT[1].USED 261 507 744 |
| RAMB18E2_L.DOUTBDOUT[2].USED 261 507 744 |
| RAMB18E2_L.DOUTBDOUT[3].USED 261 507 744 |
| RAMB18E2_L.DOUTBDOUT[4].USED 309 555 792 |
| RAMB18E2_L.DOUTBDOUT[5].USED 309 555 792 |
| RAMB18E2_L.DOUTBDOUT[6].USED 309 555 792 |
| RAMB18E2_L.DOUTBDOUT[7].USED 357 603 840 |
| RAMB18E2_L.DOUTBDOUT[8].USED 261 507 744 |
| RAMB18E2_L.DOUTBDOUT[9].USED 261 507 744 |
| RAMB18E2_L.DOUTPADOUTP[0].USED 309 555 792 |
| RAMB18E2_L.DOUTPADOUTP[1].USED 309 555 792 |
| RAMB18E2_L.DOUTPBDOUTP[0].USED 309 555 792 |
| RAMB18E2_L.DOUTPBDOUTP[1].USED 309 555 792 |
| RAMB18E2_L.ENADDRENA.FALSE |
| RAMB18E2_L.ENADDRENA.TRUE 1061 |
| RAMB18E2_L.ENADDRENB.FALSE |
| RAMB18E2_L.ENADDRENB.TRUE 1060 |
| RAMB18E2_L.ENARDENINV.0 |
| RAMB18E2_L.ENARDENINV.1 1053 |
| RAMB18E2_L.ENBWRENINV.0 |
| RAMB18E2_L.ENBWRENINV.1 1052 |
| RAMB18E2_L.INIT_A[0] 1202 |
| RAMB18E2_L.INIT_A[10] 1232 |
| RAMB18E2_L.INIT_A[11] 1244 |
| RAMB18E2_L.INIT_A[12] 1268 |
| RAMB18E2_L.INIT_A[13] 1280 |
| RAMB18E2_L.INIT_A[14] 1292 |
| RAMB18E2_L.INIT_A[15] 1304 |
| RAMB18E2_L.INIT_A[16] 1250 |
| RAMB18E2_L.INIT_A[17] 1256 |
| RAMB18E2_L.INIT_A[1] 1214 |
| RAMB18E2_L.INIT_A[2] 1226 |
| RAMB18E2_L.INIT_A[3] 1238 |
| RAMB18E2_L.INIT_A[4] 1262 |
| RAMB18E2_L.INIT_A[5] 1274 |
| RAMB18E2_L.INIT_A[6] 1286 |
| RAMB18E2_L.INIT_A[7] 1298 |
| RAMB18E2_L.INIT_A[8] 1208 |
| RAMB18E2_L.INIT_A[9] 1220 |
| RAMB18E2_L.INIT_B[0] 1205 |
| RAMB18E2_L.INIT_B[10] 1235 |
| RAMB18E2_L.INIT_B[11] 1247 |
| RAMB18E2_L.INIT_B[12] 1271 |
| RAMB18E2_L.INIT_B[13] 1283 |
| RAMB18E2_L.INIT_B[14] 1295 |
| RAMB18E2_L.INIT_B[15] 1307 |
| RAMB18E2_L.INIT_B[16] 1253 |
| RAMB18E2_L.INIT_B[17] 1259 |
| RAMB18E2_L.INIT_B[1] 1217 |
| RAMB18E2_L.INIT_B[2] 1229 |
| RAMB18E2_L.INIT_B[3] 1241 |
| RAMB18E2_L.INIT_B[4] 1265 |
| RAMB18E2_L.INIT_B[5] 1277 |
| RAMB18E2_L.INIT_B[6] 1289 |
| RAMB18E2_L.INIT_B[7] 1301 |
| RAMB18E2_L.INIT_B[8] 1211 |
| RAMB18E2_L.INIT_B[9] 1223 |
| RAMB18E2_L.IN_USE 1282 1285 |
| RAMB18E2_L.RDADDRCHANGEA.FALSE |
| RAMB18E2_L.RDADDRCHANGEA.TRUE 1057 |
| RAMB18E2_L.RDADDRCHANGEB.FALSE |
| RAMB18E2_L.RDADDRCHANGEB.TRUE 1056 |
| RAMB18E2_L.READ_WIDTH_A.0 |
| RAMB18E2_L.READ_WIDTH_A.1 |
| RAMB18E2_L.READ_WIDTH_A.18 1240 |
| RAMB18E2_L.READ_WIDTH_A.2 1234 |
| RAMB18E2_L.READ_WIDTH_A.36 1044 1225 1240 1249 |
| RAMB18E2_L.READ_WIDTH_A.4 1237 |
| RAMB18E2_L.READ_WIDTH_A.9 1234 1237 |
| RAMB18E2_L.READ_WIDTH_B.0 |
| RAMB18E2_L.READ_WIDTH_B.1 |
| RAMB18E2_L.READ_WIDTH_B.18 1225 |
| RAMB18E2_L.READ_WIDTH_B.2 1231 |
| RAMB18E2_L.READ_WIDTH_B.4 1228 |
| RAMB18E2_L.READ_WIDTH_B.9 1228 1231 |
| RAMB18E2_L.RSTRAMARSTRAMINV.0 |
| RAMB18E2_L.RSTRAMARSTRAMINV.1 1051 |
| RAMB18E2_L.RSTRAMBINV.0 |
| RAMB18E2_L.RSTRAMBINV.1 1050 |
| RAMB18E2_L.RSTREGARSTREGINV.0 |
| RAMB18E2_L.RSTREGARSTREGINV.1 1045 |
| RAMB18E2_L.RSTREGBINV.0 |
| RAMB18E2_L.RSTREGBINV.1 1044 |
| RAMB18E2_L.RSTREG_PRIORITY_A.REGCE 1043 |
| RAMB18E2_L.RSTREG_PRIORITY_A.RSTREG |
| RAMB18E2_L.RSTREG_PRIORITY_B.REGCE 1042 |
| RAMB18E2_L.RSTREG_PRIORITY_B.RSTREG |
| RAMB18E2_L.SLEEP_ASYNC.FALSE |
| RAMB18E2_L.SLEEP_ASYNC.TRUE 1288 |
| RAMB18E2_L.SRVAL_A[0] 1200 |
| RAMB18E2_L.SRVAL_A[10] 1230 |
| RAMB18E2_L.SRVAL_A[11] 1242 |
| RAMB18E2_L.SRVAL_A[12] 1266 |
| RAMB18E2_L.SRVAL_A[13] 1278 |
| RAMB18E2_L.SRVAL_A[14] 1290 |
| RAMB18E2_L.SRVAL_A[15] 1302 |
| RAMB18E2_L.SRVAL_A[16] 1248 |
| RAMB18E2_L.SRVAL_A[17] 1254 |
| RAMB18E2_L.SRVAL_A[1] 1212 |
| RAMB18E2_L.SRVAL_A[2] 1224 |
| RAMB18E2_L.SRVAL_A[3] 1236 |
| RAMB18E2_L.SRVAL_A[4] 1260 |
| RAMB18E2_L.SRVAL_A[5] 1272 |
| RAMB18E2_L.SRVAL_A[6] 1284 |
| RAMB18E2_L.SRVAL_A[7] 1296 |
| RAMB18E2_L.SRVAL_A[8] 1206 |
| RAMB18E2_L.SRVAL_A[9] 1218 |
| RAMB18E2_L.SRVAL_B[0] 1203 |
| RAMB18E2_L.SRVAL_B[10] 1233 |
| RAMB18E2_L.SRVAL_B[11] 1245 |
| RAMB18E2_L.SRVAL_B[12] 1269 |
| RAMB18E2_L.SRVAL_B[13] 1281 |
| RAMB18E2_L.SRVAL_B[14] 1293 |
| RAMB18E2_L.SRVAL_B[15] 1305 |
| RAMB18E2_L.SRVAL_B[16] 1251 |
| RAMB18E2_L.SRVAL_B[17] 1257 |
| RAMB18E2_L.SRVAL_B[1] 1215 |
| RAMB18E2_L.SRVAL_B[2] 1227 |
| RAMB18E2_L.SRVAL_B[3] 1239 |
| RAMB18E2_L.SRVAL_B[4] 1263 |
| RAMB18E2_L.SRVAL_B[5] 1275 |
| RAMB18E2_L.SRVAL_B[6] 1287 |
| RAMB18E2_L.SRVAL_B[7] 1299 |
| RAMB18E2_L.SRVAL_B[8] 1209 |
| RAMB18E2_L.SRVAL_B[9] 1221 |
| RAMB18E2_L.WRITE_MODE_A.NO_CHANGE 1243 |
| RAMB18E2_L.WRITE_MODE_A.READ_FIRST 1246 |
| RAMB18E2_L.WRITE_MODE_A.WRITE_FIRST |
| RAMB18E2_L.WRITE_MODE_B.NO_CHANGE 1255 |
| RAMB18E2_L.WRITE_MODE_B.READ_FIRST 1252 |
| RAMB18E2_L.WRITE_MODE_B.WRITE_FIRST |
| RAMB18E2_L.WRITE_WIDTH_A.0 |
| RAMB18E2_L.WRITE_WIDTH_A.1 |
| RAMB18E2_L.WRITE_WIDTH_A.18 1004 |
| RAMB18E2_L.WRITE_WIDTH_A.2 1002 |
| RAMB18E2_L.WRITE_WIDTH_A.4 1003 |
| RAMB18E2_L.WRITE_WIDTH_A.9 1002 1003 |
| RAMB18E2_L.WRITE_WIDTH_B.0 |
| RAMB18E2_L.WRITE_WIDTH_B.1 |
| RAMB18E2_L.WRITE_WIDTH_B.18 1007 |
| RAMB18E2_L.WRITE_WIDTH_B.2 1005 |
| RAMB18E2_L.WRITE_WIDTH_B.36 1004 1007 1044 1264 |
| RAMB18E2_L.WRITE_WIDTH_B.4 1006 |
| RAMB18E2_L.WRITE_WIDTH_B.9 1005 1006 |
| RAMB18E2_U.CASCADE_ORDER_A.FIRST 1127 |
| RAMB18E2_U.CASCADE_ORDER_A.LAST |
| RAMB18E2_U.CASCADE_ORDER_A.MIDDLE 1127 |
| RAMB18E2_U.CASCADE_ORDER_A.NONE |
| RAMB18E2_U.CASCADE_ORDER_B.FIRST 1126 |
| RAMB18E2_U.CASCADE_ORDER_B.LAST |
| RAMB18E2_U.CASCADE_ORDER_B.MIDDLE 1126 |
| RAMB18E2_U.CASCADE_ORDER_B.NONE |
| RAMB18E2_U.CLKARDCLKINV.0 |
| RAMB18E2_U.CLKARDCLKINV.1 1125 |
| RAMB18E2_U.CLKBWRCLKINV.0 |
| RAMB18E2_U.CLKBWRCLKINV.1 1363 |
| RAMB18E2_U.CLOCK_DOMAINS.COMMON 1166 |
| RAMB18E2_U.CLOCK_DOMAINS.INDEPENDENT |
| RAMB18E2_U.DOA_REG.0 |
| RAMB18E2_U.DOA_REG.1 1384 |
| RAMB18E2_U.DOB_REG.0 |
| RAMB18E2_U.DOB_REG.1 1381 |
| RAMB18E2_U.DOUTADOUT[0].USED 357 603 840 |
| RAMB18E2_U.DOUTADOUT[10].USED 405 651 888 |
| RAMB18E2_U.DOUTADOUT[11].USED 405 651 888 |
| RAMB18E2_U.DOUTADOUT[12].USED 453 699 936 |
| RAMB18E2_U.DOUTADOUT[13].USED 453 699 936 |
| RAMB18E2_U.DOUTADOUT[14].USED 453 699 936 |
| RAMB18E2_U.DOUTADOUT[15].USED 453 699 936 |
| RAMB18E2_U.DOUTADOUT[1].USED 405 651 888 |
| RAMB18E2_U.DOUTADOUT[2].USED 405 651 888 |
| RAMB18E2_U.DOUTADOUT[3].USED 405 651 888 |
| RAMB18E2_U.DOUTADOUT[4].USED 453 699 936 |
| RAMB18E2_U.DOUTADOUT[5].USED 453 699 936 |
| RAMB18E2_U.DOUTADOUT[6].USED 453 699 936 |
| RAMB18E2_U.DOUTADOUT[7].USED 453 699 936 |
| RAMB18E2_U.DOUTADOUT[8].USED 357 603 840 |
| RAMB18E2_U.DOUTADOUT[9].USED 405 651 888 |
| RAMB18E2_U.DOUTBDOUT[0].USED 357 603 840 |
| RAMB18E2_U.DOUTBDOUT[10].USED 405 651 888 |
| RAMB18E2_U.DOUTBDOUT[11].USED 405 651 888 |
| RAMB18E2_U.DOUTBDOUT[12].USED 453 699 936 |
| RAMB18E2_U.DOUTBDOUT[13].USED 453 699 936 |
| RAMB18E2_U.DOUTBDOUT[14].USED 453 699 936 |
| RAMB18E2_U.DOUTBDOUT[15].USED 453 699 936 |
| RAMB18E2_U.DOUTBDOUT[1].USED 405 651 888 |
| RAMB18E2_U.DOUTBDOUT[2].USED 405 651 888 |
| RAMB18E2_U.DOUTBDOUT[3].USED 405 651 888 |
| RAMB18E2_U.DOUTBDOUT[4].USED 453 699 936 |
| RAMB18E2_U.DOUTBDOUT[5].USED 453 699 936 |
| RAMB18E2_U.DOUTBDOUT[6].USED 453 699 936 |
| RAMB18E2_U.DOUTBDOUT[7].USED 453 699 936 |
| RAMB18E2_U.DOUTBDOUT[8].USED 357 603 840 |
| RAMB18E2_U.DOUTBDOUT[9].USED 405 651 888 |
| RAMB18E2_U.DOUTPADOUTP[0].USED 405 651 888 |
| RAMB18E2_U.DOUTPADOUTP[1].USED 405 651 888 |
| RAMB18E2_U.DOUTPBDOUTP[0].USED 405 651 888 |
| RAMB18E2_U.DOUTPBDOUTP[1].USED 405 651 888 |
| RAMB18E2_U.ENADDRENA.FALSE |
| RAMB18E2_U.ENADDRENA.TRUE 1155 |
| RAMB18E2_U.ENADDRENB.FALSE |
| RAMB18E2_U.ENADDRENB.TRUE 1153 |
| RAMB18E2_U.ENARDENINV.0 |
| RAMB18E2_U.ENARDENINV.1 1360 |
| RAMB18E2_U.ENBWRENINV.0 |
| RAMB18E2_U.ENBWRENINV.1 1357 |
| RAMB18E2_U.INIT_A[0] 1334 |
| RAMB18E2_U.INIT_A[10] 1364 |
| RAMB18E2_U.INIT_A[11] 1376 |
| RAMB18E2_U.INIT_A[12] 1400 |
| RAMB18E2_U.INIT_A[13] 1412 |
| RAMB18E2_U.INIT_A[14] 1424 |
| RAMB18E2_U.INIT_A[15] 1436 |
| RAMB18E2_U.INIT_A[16] 1382 |
| RAMB18E2_U.INIT_A[17] 1388 |
| RAMB18E2_U.INIT_A[1] 1346 |
| RAMB18E2_U.INIT_A[2] 1358 |
| RAMB18E2_U.INIT_A[3] 1370 |
| RAMB18E2_U.INIT_A[4] 1394 |
| RAMB18E2_U.INIT_A[5] 1406 |
| RAMB18E2_U.INIT_A[6] 1418 |
| RAMB18E2_U.INIT_A[7] 1430 |
| RAMB18E2_U.INIT_A[8] 1340 |
| RAMB18E2_U.INIT_A[9] 1352 |
| RAMB18E2_U.INIT_B[0] 1337 |
| RAMB18E2_U.INIT_B[10] 1367 |
| RAMB18E2_U.INIT_B[11] 1379 |
| RAMB18E2_U.INIT_B[12] 1403 |
| RAMB18E2_U.INIT_B[13] 1415 |
| RAMB18E2_U.INIT_B[14] 1427 |
| RAMB18E2_U.INIT_B[15] 1439 |
| RAMB18E2_U.INIT_B[16] 1385 |
| RAMB18E2_U.INIT_B[17] 1391 |
| RAMB18E2_U.INIT_B[1] 1349 |
| RAMB18E2_U.INIT_B[2] 1361 |
| RAMB18E2_U.INIT_B[3] 1373 |
| RAMB18E2_U.INIT_B[4] 1397 |
| RAMB18E2_U.INIT_B[5] 1409 |
| RAMB18E2_U.INIT_B[6] 1421 |
| RAMB18E2_U.INIT_B[7] 1433 |
| RAMB18E2_U.INIT_B[8] 1343 |
| RAMB18E2_U.INIT_B[9] 1355 |
| RAMB18E2_U.IN_USE 1369 1372 |
| RAMB18E2_U.RDADDRCHANGEA.FALSE |
| RAMB18E2_U.RDADDRCHANGEA.TRUE 1151 |
| RAMB18E2_U.RDADDRCHANGEB.FALSE |
| RAMB18E2_U.RDADDRCHANGEB.TRUE 1152 |
| RAMB18E2_U.READ_WIDTH_A.0 |
| RAMB18E2_U.READ_WIDTH_A.1 |
| RAMB18E2_U.READ_WIDTH_A.18 1179 |
| RAMB18E2_U.READ_WIDTH_A.2 1181 |
| RAMB18E2_U.READ_WIDTH_A.36 1109 1171 1179 1408 |
| RAMB18E2_U.READ_WIDTH_A.4 1180 |
| RAMB18E2_U.READ_WIDTH_A.9 1180 1181 |
| RAMB18E2_U.READ_WIDTH_B.0 |
| RAMB18E2_U.READ_WIDTH_B.1 |
| RAMB18E2_U.READ_WIDTH_B.18 1171 |
| RAMB18E2_U.READ_WIDTH_B.2 1178 |
| RAMB18E2_U.READ_WIDTH_B.4 1174 |
| RAMB18E2_U.READ_WIDTH_B.9 1174 1178 |
| RAMB18E2_U.RSTRAMARSTRAMINV.0 |
| RAMB18E2_U.RSTRAMARSTRAMINV.1 1354 |
| RAMB18E2_U.RSTRAMBINV.0 |
| RAMB18E2_U.RSTRAMBINV.1 1117 |
| RAMB18E2_U.RSTREGARSTREGINV.0 |
| RAMB18E2_U.RSTREGARSTREGINV.1 1351 |
| RAMB18E2_U.RSTREGBINV.0 |
| RAMB18E2_U.RSTREGBINV.1 1109 |
| RAMB18E2_U.RSTREG_PRIORITY_A.REGCE 1108 |
| RAMB18E2_U.RSTREG_PRIORITY_A.RSTREG |
| RAMB18E2_U.RSTREG_PRIORITY_B.REGCE 1105 |
| RAMB18E2_U.RSTREG_PRIORITY_B.RSTREG |
| RAMB18E2_U.SLEEP_ASYNC.FALSE |
| RAMB18E2_U.SLEEP_ASYNC.TRUE 1366 |
| RAMB18E2_U.SRVAL_A[0] 1332 |
| RAMB18E2_U.SRVAL_A[10] 1362 |
| RAMB18E2_U.SRVAL_A[11] 1374 |
| RAMB18E2_U.SRVAL_A[12] 1398 |
| RAMB18E2_U.SRVAL_A[13] 1410 |
| RAMB18E2_U.SRVAL_A[14] 1422 |
| RAMB18E2_U.SRVAL_A[15] 1434 |
| RAMB18E2_U.SRVAL_A[16] 1380 |
| RAMB18E2_U.SRVAL_A[17] 1386 |
| RAMB18E2_U.SRVAL_A[1] 1345 |
| RAMB18E2_U.SRVAL_A[2] 1356 |
| RAMB18E2_U.SRVAL_A[3] 1368 |
| RAMB18E2_U.SRVAL_A[4] 1392 |
| RAMB18E2_U.SRVAL_A[5] 1404 |
| RAMB18E2_U.SRVAL_A[6] 1416 |
| RAMB18E2_U.SRVAL_A[7] 1428 |
| RAMB18E2_U.SRVAL_A[8] 1338 |
| RAMB18E2_U.SRVAL_A[9] 1350 |
| RAMB18E2_U.SRVAL_B[0] 1335 |
| RAMB18E2_U.SRVAL_B[10] 1365 |
| RAMB18E2_U.SRVAL_B[11] 1377 |
| RAMB18E2_U.SRVAL_B[12] 1401 |
| RAMB18E2_U.SRVAL_B[13] 1413 |
| RAMB18E2_U.SRVAL_B[14] 1425 |
| RAMB18E2_U.SRVAL_B[15] 1437 |
| RAMB18E2_U.SRVAL_B[16] 1383 |
| RAMB18E2_U.SRVAL_B[17] 1389 |
| RAMB18E2_U.SRVAL_B[1] 1347 |
| RAMB18E2_U.SRVAL_B[2] 1359 |
| RAMB18E2_U.SRVAL_B[3] 1371 |
| RAMB18E2_U.SRVAL_B[4] 1395 |
| RAMB18E2_U.SRVAL_B[5] 1407 |
| RAMB18E2_U.SRVAL_B[6] 1419 |
| RAMB18E2_U.SRVAL_B[7] 1431 |
| RAMB18E2_U.SRVAL_B[8] 1341 |
| RAMB18E2_U.SRVAL_B[9] 1353 |
| RAMB18E2_U.WRITE_MODE_A.NO_CHANGE 1399 |
| RAMB18E2_U.WRITE_MODE_A.READ_FIRST 1393 |
| RAMB18E2_U.WRITE_MODE_A.WRITE_FIRST |
| RAMB18E2_U.WRITE_MODE_B.NO_CHANGE 1390 |
| RAMB18E2_U.WRITE_MODE_B.READ_FIRST 1387 |
| RAMB18E2_U.WRITE_MODE_B.WRITE_FIRST |
| RAMB18E2_U.WRITE_WIDTH_A.0 |
| RAMB18E2_U.WRITE_WIDTH_A.1 |
| RAMB18E2_U.WRITE_WIDTH_A.18 1162 |
| RAMB18E2_U.WRITE_WIDTH_A.2 1165 |
| RAMB18E2_U.WRITE_WIDTH_A.4 1164 |
| RAMB18E2_U.WRITE_WIDTH_A.9 1164 1165 |
| RAMB18E2_U.WRITE_WIDTH_B.0 |
| RAMB18E2_U.WRITE_WIDTH_B.1 |
| RAMB18E2_U.WRITE_WIDTH_B.18 1154 |
| RAMB18E2_U.WRITE_WIDTH_B.2 1157 |
| RAMB18E2_U.WRITE_WIDTH_B.36 1109 1154 1162 1414 |
| RAMB18E2_U.WRITE_WIDTH_B.4 1156 |
| RAMB18E2_U.WRITE_WIDTH_B.9 1156 1157 |
| RAMB36E2.CASCADE_ORDER_A.FIRST 1047 1127 |
| RAMB36E2.CASCADE_ORDER_A.LAST |
| RAMB36E2.CASCADE_ORDER_A.MIDDLE 1047 1127 |
| RAMB36E2.CASCADE_ORDER_A.NONE |
| RAMB36E2.CASCADE_ORDER_B.FIRST 1046 1126 |
| RAMB36E2.CASCADE_ORDER_B.LAST |
| RAMB36E2.CASCADE_ORDER_B.MIDDLE 1046 1126 |
| RAMB36E2.CASCADE_ORDER_B.NONE |
| RAMB36E2.CLKARDCLKINV.0 |
| RAMB36E2.CLKARDCLKINV.1 1125 1291 |
| RAMB36E2.CLKBWRCLKINV.0 |
| RAMB36E2.CLKBWRCLKINV.1 1294 1363 |
| RAMB36E2.CLOCK_DOMAINS.COMMON 1058 1166 |
| RAMB36E2.CLOCK_DOMAINS.INDEPENDENT |
| RAMB36E2.DOA_REG.0 |
| RAMB36E2.DOA_REG.1 1018 1384 |
| RAMB36E2.DOB_REG.0 |
| RAMB36E2.DOB_REG.1 1021 1381 |
| RAMB36E2.DOUTADOUT[0].USED 261 507 744 |
| RAMB36E2.DOUTADOUT[10].USED 309 555 792 |
| RAMB36E2.DOUTADOUT[11].USED 453 699 936 |
| RAMB36E2.DOUTADOUT[12].USED 309 555 792 |
| RAMB36E2.DOUTADOUT[13].USED 453 699 936 |
| RAMB36E2.DOUTADOUT[14].USED 357 603 840 |
| RAMB36E2.DOUTADOUT[15].USED 453 699 936 |
| RAMB36E2.DOUTADOUT[16].USED 261 507 744 |
| RAMB36E2.DOUTADOUT[17].USED 357 603 840 |
| RAMB36E2.DOUTADOUT[18].USED 261 507 744 |
| RAMB36E2.DOUTADOUT[19].USED 405 651 888 |
| RAMB36E2.DOUTADOUT[1].USED 357 603 840 |
| RAMB36E2.DOUTADOUT[20].USED 261 507 744 |
| RAMB36E2.DOUTADOUT[21].USED 405 651 888 |
| RAMB36E2.DOUTADOUT[22].USED 261 507 744 |
| RAMB36E2.DOUTADOUT[23].USED 405 651 888 |
| RAMB36E2.DOUTADOUT[24].USED 309 555 792 |
| RAMB36E2.DOUTADOUT[25].USED 453 699 936 |
| RAMB36E2.DOUTADOUT[26].USED 309 555 792 |
| RAMB36E2.DOUTADOUT[27].USED 453 699 936 |
| RAMB36E2.DOUTADOUT[28].USED 309 555 792 |
| RAMB36E2.DOUTADOUT[29].USED 453 699 936 |
| RAMB36E2.DOUTADOUT[2].USED 261 507 744 |
| RAMB36E2.DOUTADOUT[30].USED 357 603 840 |
| RAMB36E2.DOUTADOUT[31].USED 453 699 936 |
| RAMB36E2.DOUTADOUT[3].USED 405 651 888 |
| RAMB36E2.DOUTADOUT[4].USED 261 507 744 |
| RAMB36E2.DOUTADOUT[5].USED 405 651 888 |
| RAMB36E2.DOUTADOUT[6].USED 261 507 744 |
| RAMB36E2.DOUTADOUT[7].USED 405 651 888 |
| RAMB36E2.DOUTADOUT[8].USED 309 555 792 |
| RAMB36E2.DOUTADOUT[9].USED 453 699 936 |
| RAMB36E2.DOUTBDOUT[0].USED 261 507 744 |
| RAMB36E2.DOUTBDOUT[10].USED 309 555 792 |
| RAMB36E2.DOUTBDOUT[11].USED 453 699 936 |
| RAMB36E2.DOUTBDOUT[12].USED 309 555 792 |
| RAMB36E2.DOUTBDOUT[13].USED 453 699 936 |
| RAMB36E2.DOUTBDOUT[14].USED 357 603 840 |
| RAMB36E2.DOUTBDOUT[15].USED 453 699 936 |
| RAMB36E2.DOUTBDOUT[16].USED 261 507 744 |
| RAMB36E2.DOUTBDOUT[17].USED 357 603 840 |
| RAMB36E2.DOUTBDOUT[18].USED 261 507 744 |
| RAMB36E2.DOUTBDOUT[19].USED 405 651 888 |
| RAMB36E2.DOUTBDOUT[1].USED 357 603 840 |
| RAMB36E2.DOUTBDOUT[20].USED 261 507 744 |
| RAMB36E2.DOUTBDOUT[21].USED 405 651 888 |
| RAMB36E2.DOUTBDOUT[22].USED 261 507 744 |
| RAMB36E2.DOUTBDOUT[23].USED 405 651 888 |
| RAMB36E2.DOUTBDOUT[24].USED 309 555 792 |
| RAMB36E2.DOUTBDOUT[25].USED 453 699 936 |
| RAMB36E2.DOUTBDOUT[26].USED 309 555 792 |
| RAMB36E2.DOUTBDOUT[27].USED 453 699 936 |
| RAMB36E2.DOUTBDOUT[28].USED 309 555 792 |
| RAMB36E2.DOUTBDOUT[29].USED 453 699 936 |
| RAMB36E2.DOUTBDOUT[2].USED 261 507 744 |
| RAMB36E2.DOUTBDOUT[30].USED 357 603 840 |
| RAMB36E2.DOUTBDOUT[31].USED 453 699 936 |
| RAMB36E2.DOUTBDOUT[3].USED 405 651 888 |
| RAMB36E2.DOUTBDOUT[4].USED 261 507 744 |
| RAMB36E2.DOUTBDOUT[5].USED 405 651 888 |
| RAMB36E2.DOUTBDOUT[6].USED 261 507 744 |
| RAMB36E2.DOUTBDOUT[7].USED 405 651 888 |
| RAMB36E2.DOUTBDOUT[8].USED 309 555 792 |
| RAMB36E2.DOUTBDOUT[9].USED 453 699 936 |
| RAMB36E2.DOUTPADOUTP[0].USED 309 555 792 |
| RAMB36E2.DOUTPADOUTP[1].USED 405 651 888 |
| RAMB36E2.DOUTPADOUTP[2].USED 309 555 792 |
| RAMB36E2.DOUTPADOUTP[3].USED 405 651 888 |
| RAMB36E2.DOUTPBDOUTP[0].USED 309 555 792 |
| RAMB36E2.DOUTPBDOUTP[1].USED 405 651 888 |
| RAMB36E2.DOUTPBDOUTP[2].USED 309 555 792 |
| RAMB36E2.DOUTPBDOUTP[3].USED 405 651 888 |
| RAMB36E2.ENADDRENA.FALSE |
| RAMB36E2.ENADDRENA.TRUE 1061 1155 |
| RAMB36E2.ENADDRENB.FALSE |
| RAMB36E2.ENADDRENB.TRUE 1060 1153 |
| RAMB36E2.ENARDENINV.0 |
| RAMB36E2.ENARDENINV.1 1053 1360 |
| RAMB36E2.ENBWRENINV.0 |
| RAMB36E2.ENBWRENINV.1 1052 1357 |
| RAMB36E2.EN_ECC_PIPE.FALSE |
| RAMB36E2.EN_ECC_PIPE.TRUE 1339 |
| RAMB36E2.EN_ECC_READ.FALSE |
| RAMB36E2.EN_ECC_READ.TRUE 1100 |
| RAMB36E2.EN_ECC_WRITE.FALSE |
| RAMB36E2.EN_ECC_WRITE.TRUE 1330 |
| RAMB36E2.INIT_A[0] 1202 |
| RAMB36E2.INIT_A[10] 1274 |
| RAMB36E2.INIT_A[11] 1406 |
| RAMB36E2.INIT_A[12] 1286 |
| RAMB36E2.INIT_A[13] 1418 |
| RAMB36E2.INIT_A[14] 1298 |
| RAMB36E2.INIT_A[15] 1430 |
| RAMB36E2.INIT_A[16] 1208 |
| RAMB36E2.INIT_A[17] 1340 |
| RAMB36E2.INIT_A[18] 1220 |
| RAMB36E2.INIT_A[19] 1352 |
| RAMB36E2.INIT_A[1] 1334 |
| RAMB36E2.INIT_A[20] 1232 |
| RAMB36E2.INIT_A[21] 1364 |
| RAMB36E2.INIT_A[22] 1244 |
| RAMB36E2.INIT_A[23] 1376 |
| RAMB36E2.INIT_A[24] 1268 |
| RAMB36E2.INIT_A[25] 1400 |
| RAMB36E2.INIT_A[26] 1280 |
| RAMB36E2.INIT_A[27] 1412 |
| RAMB36E2.INIT_A[28] 1292 |
| RAMB36E2.INIT_A[29] 1424 |
| RAMB36E2.INIT_A[2] 1214 |
| RAMB36E2.INIT_A[30] 1304 |
| RAMB36E2.INIT_A[31] 1436 |
| RAMB36E2.INIT_A[32] 1250 |
| RAMB36E2.INIT_A[33] 1382 |
| RAMB36E2.INIT_A[34] 1256 |
| RAMB36E2.INIT_A[35] 1388 |
| RAMB36E2.INIT_A[3] 1346 |
| RAMB36E2.INIT_A[4] 1226 |
| RAMB36E2.INIT_A[5] 1358 |
| RAMB36E2.INIT_A[6] 1238 |
| RAMB36E2.INIT_A[7] 1370 |
| RAMB36E2.INIT_A[8] 1262 |
| RAMB36E2.INIT_A[9] 1394 |
| RAMB36E2.INIT_B[0] 1205 |
| RAMB36E2.INIT_B[10] 1277 |
| RAMB36E2.INIT_B[11] 1409 |
| RAMB36E2.INIT_B[12] 1289 |
| RAMB36E2.INIT_B[13] 1421 |
| RAMB36E2.INIT_B[14] 1301 |
| RAMB36E2.INIT_B[15] 1433 |
| RAMB36E2.INIT_B[16] 1211 |
| RAMB36E2.INIT_B[17] 1343 |
| RAMB36E2.INIT_B[18] 1223 |
| RAMB36E2.INIT_B[19] 1355 |
| RAMB36E2.INIT_B[1] 1337 |
| RAMB36E2.INIT_B[20] 1235 |
| RAMB36E2.INIT_B[21] 1367 |
| RAMB36E2.INIT_B[22] 1247 |
| RAMB36E2.INIT_B[23] 1379 |
| RAMB36E2.INIT_B[24] 1271 |
| RAMB36E2.INIT_B[25] 1403 |
| RAMB36E2.INIT_B[26] 1283 |
| RAMB36E2.INIT_B[27] 1415 |
| RAMB36E2.INIT_B[28] 1295 |
| RAMB36E2.INIT_B[29] 1427 |
| RAMB36E2.INIT_B[2] 1217 |
| RAMB36E2.INIT_B[30] 1307 |
| RAMB36E2.INIT_B[31] 1439 |
| RAMB36E2.INIT_B[32] 1253 |
| RAMB36E2.INIT_B[33] 1385 |
| RAMB36E2.INIT_B[34] 1259 |
| RAMB36E2.INIT_B[35] 1391 |
| RAMB36E2.INIT_B[3] 1349 |
| RAMB36E2.INIT_B[4] 1229 |
| RAMB36E2.INIT_B[5] 1361 |
| RAMB36E2.INIT_B[6] 1241 |
| RAMB36E2.INIT_B[7] 1373 |
| RAMB36E2.INIT_B[8] 1265 |
| RAMB36E2.INIT_B[9] 1397 |
| RAMB36E2.IN_USE 1282 1285 1328 1369 1372 |
| RAMB36E2.RDADDRCHANGEA.FALSE |
| RAMB36E2.RDADDRCHANGEA.TRUE 1057 1151 |
| RAMB36E2.RDADDRCHANGEB.FALSE |
| RAMB36E2.RDADDRCHANGEB.TRUE 1056 1152 |
| RAMB36E2.READ_WIDTH_A.0 |
| RAMB36E2.READ_WIDTH_A.1 1096 |
| RAMB36E2.READ_WIDTH_A.18 1180 1181 1234 1237 |
| RAMB36E2.READ_WIDTH_A.2 |
| RAMB36E2.READ_WIDTH_A.36 1179 1240 |
| RAMB36E2.READ_WIDTH_A.4 1181 1234 |
| RAMB36E2.READ_WIDTH_A.72 1044 1109 1171 1179 1225 1240 1249 1408 |
| RAMB36E2.READ_WIDTH_A.9 1096 1180 1237 |
| RAMB36E2.READ_WIDTH_B.0 |
| RAMB36E2.READ_WIDTH_B.1 1095 |
| RAMB36E2.READ_WIDTH_B.18 1174 1178 1228 1231 |
| RAMB36E2.READ_WIDTH_B.2 |
| RAMB36E2.READ_WIDTH_B.36 1171 1225 |
| RAMB36E2.READ_WIDTH_B.4 1178 1231 |
| RAMB36E2.READ_WIDTH_B.9 1095 1174 1228 |
| RAMB36E2.RSTRAMARSTRAMINV.0 |
| RAMB36E2.RSTRAMARSTRAMINV.1 1051 1354 |
| RAMB36E2.RSTRAMBINV.0 |
| RAMB36E2.RSTRAMBINV.1 1050 1117 |
| RAMB36E2.RSTREGARSTREGINV.0 |
| RAMB36E2.RSTREGARSTREGINV.1 1045 1351 |
| RAMB36E2.RSTREGBINV.0 |
| RAMB36E2.RSTREGBINV.1 1044 1109 |
| RAMB36E2.RSTREG_PRIORITY_A.REGCE 1043 1108 |
| RAMB36E2.RSTREG_PRIORITY_A.RSTREG |
| RAMB36E2.RSTREG_PRIORITY_B.REGCE 1042 1105 |
| RAMB36E2.RSTREG_PRIORITY_B.RSTREG |
| RAMB36E2.SLEEP_ASYNC.FALSE |
| RAMB36E2.SLEEP_ASYNC.TRUE 1288 1366 |
| RAMB36E2.SRVAL_A[0] 1200 |
| RAMB36E2.SRVAL_A[10] 1272 |
| RAMB36E2.SRVAL_A[11] 1404 |
| RAMB36E2.SRVAL_A[12] 1284 |
| RAMB36E2.SRVAL_A[13] 1416 |
| RAMB36E2.SRVAL_A[14] 1296 |
| RAMB36E2.SRVAL_A[15] 1428 |
| RAMB36E2.SRVAL_A[16] 1206 |
| RAMB36E2.SRVAL_A[17] 1338 |
| RAMB36E2.SRVAL_A[18] 1218 |
| RAMB36E2.SRVAL_A[19] 1350 |
| RAMB36E2.SRVAL_A[1] 1332 |
| RAMB36E2.SRVAL_A[20] 1230 |
| RAMB36E2.SRVAL_A[21] 1362 |
| RAMB36E2.SRVAL_A[22] 1242 |
| RAMB36E2.SRVAL_A[23] 1374 |
| RAMB36E2.SRVAL_A[24] 1266 |
| RAMB36E2.SRVAL_A[25] 1398 |
| RAMB36E2.SRVAL_A[26] 1278 |
| RAMB36E2.SRVAL_A[27] 1410 |
| RAMB36E2.SRVAL_A[28] 1290 |
| RAMB36E2.SRVAL_A[29] 1422 |
| RAMB36E2.SRVAL_A[2] 1212 |
| RAMB36E2.SRVAL_A[30] 1302 |
| RAMB36E2.SRVAL_A[31] 1434 |
| RAMB36E2.SRVAL_A[32] 1248 |
| RAMB36E2.SRVAL_A[33] 1380 |
| RAMB36E2.SRVAL_A[34] 1254 |
| RAMB36E2.SRVAL_A[35] 1386 |
| RAMB36E2.SRVAL_A[3] 1345 |
| RAMB36E2.SRVAL_A[4] 1224 |
| RAMB36E2.SRVAL_A[5] 1356 |
| RAMB36E2.SRVAL_A[6] 1236 |
| RAMB36E2.SRVAL_A[7] 1368 |
| RAMB36E2.SRVAL_A[8] 1260 |
| RAMB36E2.SRVAL_A[9] 1392 |
| RAMB36E2.SRVAL_B[0] 1203 |
| RAMB36E2.SRVAL_B[10] 1275 |
| RAMB36E2.SRVAL_B[11] 1407 |
| RAMB36E2.SRVAL_B[12] 1287 |
| RAMB36E2.SRVAL_B[13] 1419 |
| RAMB36E2.SRVAL_B[14] 1299 |
| RAMB36E2.SRVAL_B[15] 1431 |
| RAMB36E2.SRVAL_B[16] 1209 |
| RAMB36E2.SRVAL_B[17] 1341 |
| RAMB36E2.SRVAL_B[18] 1221 |
| RAMB36E2.SRVAL_B[19] 1353 |
| RAMB36E2.SRVAL_B[1] 1335 |
| RAMB36E2.SRVAL_B[20] 1233 |
| RAMB36E2.SRVAL_B[21] 1365 |
| RAMB36E2.SRVAL_B[22] 1245 |
| RAMB36E2.SRVAL_B[23] 1377 |
| RAMB36E2.SRVAL_B[24] 1269 |
| RAMB36E2.SRVAL_B[25] 1401 |
| RAMB36E2.SRVAL_B[26] 1281 |
| RAMB36E2.SRVAL_B[27] 1413 |
| RAMB36E2.SRVAL_B[28] 1293 |
| RAMB36E2.SRVAL_B[29] 1425 |
| RAMB36E2.SRVAL_B[2] 1215 |
| RAMB36E2.SRVAL_B[30] 1305 |
| RAMB36E2.SRVAL_B[31] 1437 |
| RAMB36E2.SRVAL_B[32] 1251 |
| RAMB36E2.SRVAL_B[33] 1383 |
| RAMB36E2.SRVAL_B[34] 1257 |
| RAMB36E2.SRVAL_B[35] 1389 |
| RAMB36E2.SRVAL_B[3] 1347 |
| RAMB36E2.SRVAL_B[4] 1227 |
| RAMB36E2.SRVAL_B[5] 1359 |
| RAMB36E2.SRVAL_B[6] 1239 |
| RAMB36E2.SRVAL_B[7] 1371 |
| RAMB36E2.SRVAL_B[8] 1263 |
| RAMB36E2.SRVAL_B[9] 1395 |
| RAMB36E2.WRITE_MODE_A.NO_CHANGE 1243 1399 |
| RAMB36E2.WRITE_MODE_A.READ_FIRST 1246 1393 |
| RAMB36E2.WRITE_MODE_A.WRITE_FIRST |
| RAMB36E2.WRITE_MODE_B.NO_CHANGE 1255 1390 |
| RAMB36E2.WRITE_MODE_B.READ_FIRST 1252 1387 |
| RAMB36E2.WRITE_MODE_B.WRITE_FIRST |
| RAMB36E2.WRITE_WIDTH_A.0 |
| RAMB36E2.WRITE_WIDTH_A.1 1087 |
| RAMB36E2.WRITE_WIDTH_A.18 1002 1003 1164 1165 |
| RAMB36E2.WRITE_WIDTH_A.2 |
| RAMB36E2.WRITE_WIDTH_A.36 1004 1162 |
| RAMB36E2.WRITE_WIDTH_A.4 1002 1165 |
| RAMB36E2.WRITE_WIDTH_A.9 1003 1087 1164 |
| RAMB36E2.WRITE_WIDTH_B.0 |
| RAMB36E2.WRITE_WIDTH_B.1 1094 |
| RAMB36E2.WRITE_WIDTH_B.18 1005 1006 1156 1157 |
| RAMB36E2.WRITE_WIDTH_B.2 |
| RAMB36E2.WRITE_WIDTH_B.36 1007 1154 |
| RAMB36E2.WRITE_WIDTH_B.4 1005 1157 |
| RAMB36E2.WRITE_WIDTH_B.72 1004 1007 1044 1109 1154 1162 1264 1414 |
| RAMB36E2.WRITE_WIDTH_B.9 1006 1094 1156 |